Анализ проблем создания платформонезависимого HDL-описания модуля быстрого преобразования Фурье
Выполнен анализ особенностей известных IP-ядер модуля быстрого преобразования Фурье, а также его основных структурных блоков. Определены проблемы создания полностью платформонезависимого HDL-описания этого модуля для использования на основе ПЛИС, полузаказных или заказных интегральных схем. Предложен подход к разработке универсального HDL-описания на основе платформонезависимого устройства управления и адаптированных к платформе основных структурных блоков.
Авторы
Тэги
Тематические рубрики
Предметные рубрики
В этом же номере:
Резюме по документу**
681.323
Анализ проблем создания платформонезависимого
HDL-описания модуля быстрого преобразования Фурье <...> Определены
проблемы создания полностью платформонезависимого
HDL-описания этого модуля для использования на основе ПЛИС, полузаказных
или заказных интегральных схем. <...> Предложен подход к разработке
универсального HDL-описания на основе платформонезависимого устройства
управления и адаптированных к платформе основных структурных
блоков. <...> Быстрое преобразование Фурье (БПФ) – один из основных алгоритмов цифровой
обработки сигналов и на практике может осуществляться как программными, так и аппаратными
средствами. <...> Использование аппаратных средств для реализации БПФ обусловлено
жесткими требованиями к потоковой обработке данных в режиме реального
времени, например в радиолокационных системах [1]. <...> Обычно блок БПФ представляет собой
функционально законченное IP-ядро, разработанное производителем ПЛИС с учетом ее
архитектуры. <...> ЭЛЕКТРОНИКА Том 20 6 2015
Анализ проблем создания платформонезависимого HDL-описания модуля...
при создании отечественных вычислительных устройств специального назначения,
а именно:
- HDL-описание модуля зашифровано и связано с соответствующей средой разработки;
-
модификация внутренней структуры модуля невозможна;
- поддерживается ограниченный набор семейств ПЛИС;
- затруднен переход на отечественные полузаказные ИС. <...> В настоящей работе проанализированы проблемы создания платформонезависимого
HDL-описания параметризированного модуля БПФ, обеспечивающего эффективную
реализацию на основе как широко распространенных ПЛИС, так и полузаказных или
заказных ИС. <...> Более 80% рынка ПЛИС занимают
фирмы Altera и Xilinx. <...> Анализ структур известных IP-ядер
позволил выделить следующие основные структурные блоки модуля БПФ: блок элементарного
преобразования; память данных; память поворачивающих коэффициентов;
блок управления вычислением. <...> Память поворачивающих коэффициентов предназначена <...>
** - вычисляется автоматически, возможны погрешности
Похожие документы: